





georg.von-der-brueggen [©] tu-dortmund.de leonard.bereholschi [©] tu-dortmund.de

Hardwarepraktikum Wintersemester 25/26

# Übungsblatt 3 – 17 Punkte

(Block A - insgesamt 58 Punkte)

Bearbeiten ab Samstag, 1. November 2025. Abgabe bis spätestens Freitag, 7. November 2025, 23:59 Uhr.

Beachten Sie bitte die Hinweise zu den Abgabekonventionen auf Blatt 1 und 2 bzw. im Moodle. Auch für dieses Blatt werden wieder die vorgegebenen Dateien sowie die Grundstruktur und Hinweise für die Abgabe in der Datei blatt03.zip zur Verfügung gestellt.

Setzen Sie sich bitte mit Ihrer Übungsgruppenleitung wegen der Testattermine für den ersten Block in Verbindung.

Mit Hilfen von Addierwerken können (in der Regel zwei) Binärzahlen addiert werden. Im Rahmen dieses Übungsblattes werden Sie sich mit dieser wichtigen Grundschaltung beschäftigen und zwei Arten von Addierern kennen lernen.

## 3.1 Halbaddierer und Volladdierer (6 Punkte)

Hier werden Sie sich zunächst mit den grundlegenden Bausteinen von Addierern vertraut machen.

#### 3.1.1 Halbaddierer

Der Algorithmus des schriftlichen Addierens zerlegt die binäre Addition in die folgenden elementaren Additionen. Es ergibt sich für die Eingaben A und B eine Summe S und ein Übertrag C (Carry) mit der zugehörigen Funktionstabelle:

$$A + B = S, C$$
  
 $0 + 0 = 0, C = 0$ 

$$0+1=1, C=0$$

$$1+0=1, C=0$$

$$1+1=0, C=1$$

Eine Digitalschaltung, die diese Funktion rechnen soll, habe die Eingänge A und B und die Ausgänge S und C:



#### Aufgaben:

- a. (1 Punkte) Zeichnen Sie die Rechenschaltung des Halbaddierers. Geben Sie desweiteren die Berechnungsvorschrift des Halbaddierers mit XOR und AND Operationen an. ( $S = (R \land T) \lor L$  wäre zum Beispiel eine Berechnungsvorschrift.)
- b. (2 Punkte) Vervollständigen Sie die Implementierung des Halbaddierers (mit XOR und AND Operationen). Nutzen Sie dazu die bereitgestelle Vorlage (ha.vhdl). Testen Sie den Halbaddierer in der Testbench (ha\_tb.vhdl) mit allen Inputkombinationen von 0 und 1.

#### 3.1.2 Volladdierer

Für die Addition zweier mehrstelliger Binärzahlen müssen drei Binärziffern addiert werden können: die beiden Summanden und der Übertrag von der vorhergehenden Stelle. Nur in der niederwertigsten Stelle (LSB = least significant bit) gibt







es keinen Übertrag. Es gilt  $S_n = A_n \oplus B_n \oplus C_{n-1}$ . Es ergibt sich folgende Funktionstabelle:

$$A_n + B_n + C_{n-1} = S_n, C_n$$

$$0 + 0 + 0 = 0, C_n = 0$$

$$0 + 0 + 1 = 1, C_n = 0$$

$$0 + 1 + 0 = 1, C_n = 0$$

$$0 + 1 + 1 = 0, C_n = 1$$

$$1 + 0 + 0 = 1, C_n = 0$$

$$1 + 0 + 1 = 0, C_n = 1$$

$$1 + 1 + 0 = 0, C_n = 1$$

 $1+1+1=1, C_n=1$ 

Darin bedeuten die Indizes, dass die Schaltung bei der Addition zweier mehrstelliger Binärzahlen die Addition für die n-te Stelle durchführen soll. Das Blockdiagramm des Volladdierers sieht wie folgt aus:



### Aufgaben:

- a. (1 Punkt) Zeichnet die Rechenschaltung des Volladdierers.
- b. (2 Punkte) Vervollständigen Sie die Implementierung des Volladdierers. Füllen Sie dazu die bereitgestelle Vorlage aus (fa.vhdl). Testen Sie alle Inputkombinationen von 0 und 1 mit der Testbench (fa\_tb.vhdl).
   Hinweis: Sie können den Volladierer wahlweise direkt implementieren oder mit Hilfe der in Aufgabenteil 3.1.1 erstellten Halbaddierer.

# 3.2 Ripple-Carry-Addierwerk (3 Punkte)

Mit n Volladdierern (alternative mit n-1 Volladdierern und einem Halbaddierer) kann man eine Digitalschaltung aufbauen, die zwei n-stellige Binärzahlen  $A_{n-1}, \ldots, A_0$  und  $B_{n-1}, \ldots, B_0$  addiert:



Im Addierwerk des Ripple-Carry-Adders arbeiten die Volladdierer parallel, d.h. gleichzeitig. Die von den Volladdierern berechneten Summen stehen aber nicht zur gleichen Zeit zur Verfügung, weil jeder der Volladdierer einen Übertrag von der nächstniedrigeren Stelle erhält. Die Summenwerte an den Ausgängen des Addierwerks sind erst dann gültig, wenn







der Volladdierer der Stelle m den Übertrag  $C_{m-1}$  erhalten hat. Die Überträge entstehen also nacheinander. Erst wenn der Übertrag  $C_{n-2}$  vorliegt, steht das Ergebnis zur Verfügung. In diesem Sinne arbeitet der Ripple-Carry-Adder seriell.

**Aufgabe:** (3 Punkte) Vervollständigen Sie die Implementierung eines 8 bit Ripple-Carry-Addierwerk in der bereitgestellten Vorlage (rca.vhdl). Nutzen Sie dazu die HA und VA-Bausteine die Sie in den vorherigen Aufgaben implementiert haben. Testen Sie Ihre Implementierung in einer Testbench mit (mindestens) 4 Inputkombinationen.

## 3.3 Carry-Look-Ahead Addierwerk (8 Punkte)

Die Idee des Carry-Look-Ahead-Adders ist es, die Carry-Signale nicht mehr von Adder-Modul zu Adder-Modul weiterzureichen, sondern in einer zusätzlichen kombinatorischen Schaltung direkt aus den Eingangsgrößen  $A_n$  und  $B_n$  zu erzeugen. Dabei sollen die Signale parallel über möglichst wenige Gatter laufen und alle Carry-Signale nach der selben Verzögerungszeit berechnet werden.

Als Beispiel wählen wir ein vierstelliges Addierwerk, das kaskadierbar ist. Dadurch kann ein Carry  $C_{-1}$  von einem Addierwerk übernommen werden und es kann ein Carry  $C_3$  an ein anderes Addierwerk weitergeleitet werden.

Das Addierwerk berechnet folgende Summen und Carry-Werte:

$$S_{0} = A_{0} \oplus B_{0} \oplus C_{-1}, C_{0} = (A_{0} \wedge B_{0}) \vee ((A_{0} \vee B_{0}) \wedge C_{-1})$$

$$S_{1} = A_{1} \oplus B_{1} \oplus C_{0}, C_{1} = (A_{1} \wedge B_{1}) \vee ((A_{1} \vee B_{1}) \wedge C_{0})$$

$$S_{2} = A_{2} \oplus B_{2} \oplus C_{1}, C_{2} = (A_{2} \wedge B_{2}) \vee ((A_{2} \vee B_{2}) \wedge C_{1})$$

$$S_{3} = A_{3} \oplus B_{3} \oplus C_{2}, C_{3} = (A_{3} \wedge B_{3}) \vee ((A_{3} \vee B_{3}) \wedge C_{2})$$

Hinweis: Die Klammerung bindet stärker als  $\wedge$  was wiederum stärker bindet als  $\vee$ . Daher sind, z.B., die Klammern um  $(A_0 \vee B_0) \wedge C_{-1}$  in  $(A_0 \wedge B_0) \vee ((A_0 \vee B_0) \wedge C_{-1})$  nicht nötig, wurden aber zur Erhöhung der Übersichtlichkeit gesetzt. Wir führen zwei Hilfsvariablen  $g_n$  und  $p_n$  ein:

$$g_n = A_n \wedge B_n, \ p_n = A_n \vee B_n$$

- $g_n$  heißt Carry generate, weil ein Übertrag  $C_n$  gebildet wird, wenn sowohl  $A_n$  als auch  $B_n$  1 sind.
- $p_n$  heißt Carry propagate, weil der Übertrag  $C_{n-1}$  weitergeleitet wird, wenn  $p_n = 1$  und  $g_n = 0$  ist.

Setzt man  $g_n$  und  $p_n$  ein ergibt sich für die  $C_n$ :

$$C_0 = g_0 \lor (p_0 \land C_{-1})$$

$$C_1 = g_1 \lor (p_1 \land C_0)$$

$$C_2 = g_2 \lor (p_2 \land C_1)$$

$$C_3 = g_3 \lor (p_3 \land C_2)$$

Nach Ersetzen von  $C_1$ ,  $C_2$  und  $C_3$  auf den rechten Seiten ergibt sich:

```
C_{0} = g_{0} \lor (p_{0} \land C_{-1})
C_{1} = g_{1} \lor (p_{1} \land g_{0}) \lor (p_{1} \land p_{0} \land C_{-1})
C_{2} = g_{2} \lor (p_{2} \land g_{1}) \lor (p_{2} \land p_{1} \land g_{0}) \lor (p_{2} \land p_{1} \land p_{0} \land C_{-1})
C_{3} = g_{3} \lor (p_{3} \land g_{2}) \lor (p_{3} \land p_{2} \land g_{1}) \lor (p_{3} \land p_{2} \land p_{1} \land g_{0}) \lor (p_{3} \land p_{2} \land p_{1} \land p_{0} \land C_{-1})
```

Wenn man nun die Volladdiererschaltung so umbaut, dass sie neben der Summe  $S_n$  auch die Hilfsvariablen  $g_n$  und  $p_n$  liefert, kann man einen n-stelligen Carry-Look-Ahead-Adder bauen:





Die Blackboxes FACLA (Full-Adder-Carry-Look-Ahead) enthalten die umgebaute Volladdiererschaltung. Der CLAG (Carry-Look-Ahead-Generator) erzeugt aus den g- und p-Hilfsvariablen die Überträge  $C_n$ . Man beachte: Die in dieser Schaltung benutzten Volladdierer in den FACLAs erzeugen keine Überträge.

Über die Ein/Ausgänge  $C_{-1}$ ,  $C_3$ , G und P können mit mehreren CLAGs mehrstufige Carry-Look-Ahead-Generatoren erzeugt werden. Dabei werden G und P wie folgt berechnet:

$$G = g_3 \lor (p_3 \land g_2) \lor (p_3 \land p_2 \land g_1) \lor (p_3 \land p_2 \land p_1 \land g_0)$$
  
$$P = p_3 \land p_2 \land p_1 \land p_0$$

Eine Kaskadierung mit  $C_3$ , G, P sowie  $C_{-1}$  wird bei unseren Versuchen nicht benötigt. Daher ist  $C_{-1} = 0$ .

## Aufgaben:

- a. (2 Punkt) Geben Sie ein Rechenbeispiel für einen CLA-Durchlauf an bei dem zwei 4-bit Werte addiert werden, mit den zugehörigen A, B, g, p,  $C_n$ , S.
- b. (4 Punkte) Implementieren Sie einen 4-bit CLA in VHDL. Dabei sollen der CLAG- und der FACLA-Baustein als seperate Komponenten implementiert werden. Der CLAG und FACLA sollen in einem CLA-Baustein als component genutzt werden. Es sollen folgende Dateien erweitert werden, welche mit dem Blatt hochgeladen worden sind: clag.vhdl, facla.vhdl, cla.vhdl. Schreiben Sie zudem eine Testbench und testen Sie Ihren Addierer mit (mindestens) 4 Inputkombinationen.
  - $\it Hinweis:$  Die Fehlersuche fällt leichter, wenn Sie erst  $\it facla.vhdl$  und  $\it clag.vhdl$  implementieren und die Korrektheit dieser Bausteine mit Hilfe einer Testbench überprüfen, bevor diese in  $\it cla.vhdl$  verwendet werden.
- c. (2 Punkt) Welche Vor-und Nachteile haben die jeweiligen Addierwerke RCA und CLA? Halten Sie diese in einer Tabelle fest.